逻辑图如下:
非门有一个输入和一个输出端。当其输入端为高电平(逻辑1)时输出端为低电平(逻辑0),当其输入端为低电平时输出端来自为高电平。也就是说,输入端和输出端的电平状态总是反相的。非门(反相器)通常采用CMOS逻辑和TTL逻辑,也可以通过NMOS逻辑、PMOS逻辑等来实现。
扩践阿展资料:
CMOS华群山齐到逻辑:
两管的栅极相连作凳汪则为输入端,两管的漏极相连作为输出端枣棚。TN的源极接地,TP的源极接电源。为了保证电路正常工作,VDD需要大于TN管开启电压VTN和TP管开启电压VTP的绝对值的和,即UDD>UTN+|UTP|。
当Ui=0V时,360问答TN截止,TP导通,Uo≈UDD为高电平;当Ui=UDD时,TN导通,省毛牛他转社交四TP截止,Uo≈0V为低电平。因此实现陵空了逻辑够止总县浓非的功能。
TTL逻辑:
TTL反相器由三部分组成,包括输入级、倒相级、年生输出级组成 [3] 。由于输入和输出均为三极管结构,因此也成为三极管-三极管逻辑电路。